mirror of
https://github.com/golang/go.git
synced 2025-12-08 06:10:04 +00:00
[dev.simd] simd, cmd/compile: rename some methods
generated by simdgen CL 692556 these are the "easy" ones SaturatedOp -> OpSaturated PairwiseOp -> OpPairs OpWithPrecision -> OpScaled DiffWithOpWithPrecision -> OpScaledResidue Change-Id: I036bf89c0690bcf9922c376d62cef48392942af3 Reviewed-on: https://go-review.googlesource.com/c/go/+/692357 Reviewed-by: Junyang Shao <shaojunyang@google.com> Reviewed-by: Cherry Mui <cherryyz@google.com> LUCI-TryBot-Result: Go LUCI <golang-scoped@luci-project-accounts.iam.gserviceaccount.com>
This commit is contained in:
parent
d375b95357
commit
6b9b59e144
9 changed files with 4809 additions and 4813 deletions
|
|
@ -80,6 +80,22 @@ func ssaGenSIMDValue(s *ssagen.State, v *ssa.Value) bool {
|
|||
ssa.OpAMD64VPADDQ128,
|
||||
ssa.OpAMD64VPADDQ256,
|
||||
ssa.OpAMD64VPADDQ512,
|
||||
ssa.OpAMD64VHADDPS128,
|
||||
ssa.OpAMD64VHADDPS256,
|
||||
ssa.OpAMD64VHADDPD128,
|
||||
ssa.OpAMD64VHADDPD256,
|
||||
ssa.OpAMD64VPHADDW128,
|
||||
ssa.OpAMD64VPHADDW256,
|
||||
ssa.OpAMD64VPHADDD128,
|
||||
ssa.OpAMD64VPHADDD256,
|
||||
ssa.OpAMD64VPHADDSW128,
|
||||
ssa.OpAMD64VPHADDSW256,
|
||||
ssa.OpAMD64VPADDSB128,
|
||||
ssa.OpAMD64VPADDSB256,
|
||||
ssa.OpAMD64VPADDSB512,
|
||||
ssa.OpAMD64VPADDSW128,
|
||||
ssa.OpAMD64VPADDSW256,
|
||||
ssa.OpAMD64VPADDSW512,
|
||||
ssa.OpAMD64VADDSUBPS128,
|
||||
ssa.OpAMD64VADDSUBPS256,
|
||||
ssa.OpAMD64VADDSUBPD128,
|
||||
|
|
@ -189,12 +205,15 @@ func ssaGenSIMDValue(s *ssagen.State, v *ssa.Value) bool {
|
|||
ssa.OpAMD64VMULPD128,
|
||||
ssa.OpAMD64VMULPD256,
|
||||
ssa.OpAMD64VMULPD512,
|
||||
ssa.OpAMD64VSCALEFPS128,
|
||||
ssa.OpAMD64VSCALEFPS256,
|
||||
ssa.OpAMD64VSCALEFPS512,
|
||||
ssa.OpAMD64VSCALEFPD128,
|
||||
ssa.OpAMD64VSCALEFPD256,
|
||||
ssa.OpAMD64VSCALEFPD512,
|
||||
ssa.OpAMD64VPMULLW128,
|
||||
ssa.OpAMD64VPMULLW256,
|
||||
ssa.OpAMD64VPMULLW512,
|
||||
ssa.OpAMD64VPMULLD128,
|
||||
ssa.OpAMD64VPMULLD256,
|
||||
ssa.OpAMD64VPMULLD512,
|
||||
ssa.OpAMD64VPMULLQ128,
|
||||
ssa.OpAMD64VPMULLQ256,
|
||||
ssa.OpAMD64VPMULLQ512,
|
||||
ssa.OpAMD64VPMULDQ128,
|
||||
ssa.OpAMD64VPMULDQ256,
|
||||
ssa.OpAMD64VPMULDQ512,
|
||||
|
|
@ -207,15 +226,6 @@ func ssaGenSIMDValue(s *ssagen.State, v *ssa.Value) bool {
|
|||
ssa.OpAMD64VPMULHUW128,
|
||||
ssa.OpAMD64VPMULHUW256,
|
||||
ssa.OpAMD64VPMULHUW512,
|
||||
ssa.OpAMD64VPMULLW128,
|
||||
ssa.OpAMD64VPMULLW256,
|
||||
ssa.OpAMD64VPMULLW512,
|
||||
ssa.OpAMD64VPMULLD128,
|
||||
ssa.OpAMD64VPMULLD256,
|
||||
ssa.OpAMD64VPMULLD512,
|
||||
ssa.OpAMD64VPMULLQ128,
|
||||
ssa.OpAMD64VPMULLQ256,
|
||||
ssa.OpAMD64VPMULLQ512,
|
||||
ssa.OpAMD64VPOR128,
|
||||
ssa.OpAMD64VPOR256,
|
||||
ssa.OpAMD64VPORD512,
|
||||
|
|
@ -223,22 +233,6 @@ func ssaGenSIMDValue(s *ssagen.State, v *ssa.Value) bool {
|
|||
ssa.OpAMD64VPMADDWD128,
|
||||
ssa.OpAMD64VPMADDWD256,
|
||||
ssa.OpAMD64VPMADDWD512,
|
||||
ssa.OpAMD64VHADDPS128,
|
||||
ssa.OpAMD64VHADDPS256,
|
||||
ssa.OpAMD64VHADDPD128,
|
||||
ssa.OpAMD64VHADDPD256,
|
||||
ssa.OpAMD64VPHADDW128,
|
||||
ssa.OpAMD64VPHADDW256,
|
||||
ssa.OpAMD64VPHADDD128,
|
||||
ssa.OpAMD64VPHADDD256,
|
||||
ssa.OpAMD64VHSUBPS128,
|
||||
ssa.OpAMD64VHSUBPS256,
|
||||
ssa.OpAMD64VHSUBPD128,
|
||||
ssa.OpAMD64VHSUBPD256,
|
||||
ssa.OpAMD64VPHSUBW128,
|
||||
ssa.OpAMD64VPHSUBW256,
|
||||
ssa.OpAMD64VPHSUBD128,
|
||||
ssa.OpAMD64VPHSUBD256,
|
||||
ssa.OpAMD64VPERMB128,
|
||||
ssa.OpAMD64VPERMB256,
|
||||
ssa.OpAMD64VPERMB512,
|
||||
|
|
@ -265,25 +259,15 @@ func ssaGenSIMDValue(s *ssagen.State, v *ssa.Value) bool {
|
|||
ssa.OpAMD64VPRORVQ128,
|
||||
ssa.OpAMD64VPRORVQ256,
|
||||
ssa.OpAMD64VPRORVQ512,
|
||||
ssa.OpAMD64VPADDSB128,
|
||||
ssa.OpAMD64VPADDSB256,
|
||||
ssa.OpAMD64VPADDSB512,
|
||||
ssa.OpAMD64VPADDSW128,
|
||||
ssa.OpAMD64VPADDSW256,
|
||||
ssa.OpAMD64VPADDSW512,
|
||||
ssa.OpAMD64VPHADDSW128,
|
||||
ssa.OpAMD64VPHADDSW256,
|
||||
ssa.OpAMD64VPHSUBSW128,
|
||||
ssa.OpAMD64VPHSUBSW256,
|
||||
ssa.OpAMD64VPSUBSB128,
|
||||
ssa.OpAMD64VPSUBSB256,
|
||||
ssa.OpAMD64VPSUBSB512,
|
||||
ssa.OpAMD64VPSUBSW128,
|
||||
ssa.OpAMD64VPSUBSW256,
|
||||
ssa.OpAMD64VPSUBSW512,
|
||||
ssa.OpAMD64VPMADDUBSW128,
|
||||
ssa.OpAMD64VPMADDUBSW256,
|
||||
ssa.OpAMD64VPMADDUBSW512,
|
||||
ssa.OpAMD64VSCALEFPS128,
|
||||
ssa.OpAMD64VSCALEFPS256,
|
||||
ssa.OpAMD64VSCALEFPS512,
|
||||
ssa.OpAMD64VSCALEFPD128,
|
||||
ssa.OpAMD64VSCALEFPD256,
|
||||
ssa.OpAMD64VSCALEFPD512,
|
||||
ssa.OpAMD64VPSLLVW128,
|
||||
ssa.OpAMD64VPSLLVW256,
|
||||
ssa.OpAMD64VPSLLVW512,
|
||||
|
|
@ -335,6 +319,22 @@ func ssaGenSIMDValue(s *ssagen.State, v *ssa.Value) bool {
|
|||
ssa.OpAMD64VPSUBQ128,
|
||||
ssa.OpAMD64VPSUBQ256,
|
||||
ssa.OpAMD64VPSUBQ512,
|
||||
ssa.OpAMD64VHSUBPS128,
|
||||
ssa.OpAMD64VHSUBPS256,
|
||||
ssa.OpAMD64VHSUBPD128,
|
||||
ssa.OpAMD64VHSUBPD256,
|
||||
ssa.OpAMD64VPHSUBW128,
|
||||
ssa.OpAMD64VPHSUBW256,
|
||||
ssa.OpAMD64VPHSUBD128,
|
||||
ssa.OpAMD64VPHSUBD256,
|
||||
ssa.OpAMD64VPHSUBSW128,
|
||||
ssa.OpAMD64VPHSUBSW256,
|
||||
ssa.OpAMD64VPSUBSB128,
|
||||
ssa.OpAMD64VPSUBSB256,
|
||||
ssa.OpAMD64VPSUBSB512,
|
||||
ssa.OpAMD64VPSUBSW128,
|
||||
ssa.OpAMD64VPSUBSW256,
|
||||
ssa.OpAMD64VPSUBSW512,
|
||||
ssa.OpAMD64VPXOR128,
|
||||
ssa.OpAMD64VPXOR256,
|
||||
ssa.OpAMD64VPXORD512,
|
||||
|
|
@ -369,6 +369,12 @@ func ssaGenSIMDValue(s *ssagen.State, v *ssa.Value) bool {
|
|||
ssa.OpAMD64VPADDQMasked128,
|
||||
ssa.OpAMD64VPADDQMasked256,
|
||||
ssa.OpAMD64VPADDQMasked512,
|
||||
ssa.OpAMD64VPADDSBMasked128,
|
||||
ssa.OpAMD64VPADDSBMasked256,
|
||||
ssa.OpAMD64VPADDSBMasked512,
|
||||
ssa.OpAMD64VPADDSWMasked128,
|
||||
ssa.OpAMD64VPADDSWMasked256,
|
||||
ssa.OpAMD64VPADDSWMasked512,
|
||||
ssa.OpAMD64VPANDDMasked128,
|
||||
ssa.OpAMD64VPANDDMasked256,
|
||||
ssa.OpAMD64VPANDDMasked512,
|
||||
|
|
@ -456,12 +462,6 @@ func ssaGenSIMDValue(s *ssagen.State, v *ssa.Value) bool {
|
|||
ssa.OpAMD64VPMINUQMasked128,
|
||||
ssa.OpAMD64VPMINUQMasked256,
|
||||
ssa.OpAMD64VPMINUQMasked512,
|
||||
ssa.OpAMD64VSCALEFPSMasked128,
|
||||
ssa.OpAMD64VSCALEFPSMasked256,
|
||||
ssa.OpAMD64VSCALEFPSMasked512,
|
||||
ssa.OpAMD64VSCALEFPDMasked128,
|
||||
ssa.OpAMD64VSCALEFPDMasked256,
|
||||
ssa.OpAMD64VSCALEFPDMasked512,
|
||||
ssa.OpAMD64VPMULDQMasked128,
|
||||
ssa.OpAMD64VPMULDQMasked256,
|
||||
ssa.OpAMD64VPMULDQMasked512,
|
||||
|
|
@ -474,6 +474,12 @@ func ssaGenSIMDValue(s *ssagen.State, v *ssa.Value) bool {
|
|||
ssa.OpAMD64VPMULHUWMasked128,
|
||||
ssa.OpAMD64VPMULHUWMasked256,
|
||||
ssa.OpAMD64VPMULHUWMasked512,
|
||||
ssa.OpAMD64VMULPSMasked128,
|
||||
ssa.OpAMD64VMULPSMasked256,
|
||||
ssa.OpAMD64VMULPSMasked512,
|
||||
ssa.OpAMD64VMULPDMasked128,
|
||||
ssa.OpAMD64VMULPDMasked256,
|
||||
ssa.OpAMD64VMULPDMasked512,
|
||||
ssa.OpAMD64VPMULLWMasked128,
|
||||
ssa.OpAMD64VPMULLWMasked256,
|
||||
ssa.OpAMD64VPMULLWMasked512,
|
||||
|
|
@ -483,12 +489,6 @@ func ssaGenSIMDValue(s *ssagen.State, v *ssa.Value) bool {
|
|||
ssa.OpAMD64VPMULLQMasked128,
|
||||
ssa.OpAMD64VPMULLQMasked256,
|
||||
ssa.OpAMD64VPMULLQMasked512,
|
||||
ssa.OpAMD64VMULPSMasked128,
|
||||
ssa.OpAMD64VMULPSMasked256,
|
||||
ssa.OpAMD64VMULPSMasked512,
|
||||
ssa.OpAMD64VMULPDMasked128,
|
||||
ssa.OpAMD64VMULPDMasked256,
|
||||
ssa.OpAMD64VMULPDMasked512,
|
||||
ssa.OpAMD64VPORDMasked128,
|
||||
ssa.OpAMD64VPORDMasked256,
|
||||
ssa.OpAMD64VPORDMasked512,
|
||||
|
|
@ -524,21 +524,15 @@ func ssaGenSIMDValue(s *ssagen.State, v *ssa.Value) bool {
|
|||
ssa.OpAMD64VPRORVQMasked128,
|
||||
ssa.OpAMD64VPRORVQMasked256,
|
||||
ssa.OpAMD64VPRORVQMasked512,
|
||||
ssa.OpAMD64VPADDSBMasked128,
|
||||
ssa.OpAMD64VPADDSBMasked256,
|
||||
ssa.OpAMD64VPADDSBMasked512,
|
||||
ssa.OpAMD64VPADDSWMasked128,
|
||||
ssa.OpAMD64VPADDSWMasked256,
|
||||
ssa.OpAMD64VPADDSWMasked512,
|
||||
ssa.OpAMD64VPSUBSBMasked128,
|
||||
ssa.OpAMD64VPSUBSBMasked256,
|
||||
ssa.OpAMD64VPSUBSBMasked512,
|
||||
ssa.OpAMD64VPSUBSWMasked128,
|
||||
ssa.OpAMD64VPSUBSWMasked256,
|
||||
ssa.OpAMD64VPSUBSWMasked512,
|
||||
ssa.OpAMD64VPMADDUBSWMasked128,
|
||||
ssa.OpAMD64VPMADDUBSWMasked256,
|
||||
ssa.OpAMD64VPMADDUBSWMasked512,
|
||||
ssa.OpAMD64VSCALEFPSMasked128,
|
||||
ssa.OpAMD64VSCALEFPSMasked256,
|
||||
ssa.OpAMD64VSCALEFPSMasked512,
|
||||
ssa.OpAMD64VSCALEFPDMasked128,
|
||||
ssa.OpAMD64VSCALEFPDMasked256,
|
||||
ssa.OpAMD64VSCALEFPDMasked512,
|
||||
ssa.OpAMD64VPSLLVWMasked128,
|
||||
ssa.OpAMD64VPSLLVWMasked256,
|
||||
ssa.OpAMD64VPSLLVWMasked512,
|
||||
|
|
@ -584,6 +578,12 @@ func ssaGenSIMDValue(s *ssagen.State, v *ssa.Value) bool {
|
|||
ssa.OpAMD64VPSUBQMasked128,
|
||||
ssa.OpAMD64VPSUBQMasked256,
|
||||
ssa.OpAMD64VPSUBQMasked512,
|
||||
ssa.OpAMD64VPSUBSBMasked128,
|
||||
ssa.OpAMD64VPSUBSBMasked256,
|
||||
ssa.OpAMD64VPSUBSBMasked512,
|
||||
ssa.OpAMD64VPSUBSWMasked128,
|
||||
ssa.OpAMD64VPSUBSWMasked256,
|
||||
ssa.OpAMD64VPSUBSWMasked512,
|
||||
ssa.OpAMD64VPXORDMasked128,
|
||||
ssa.OpAMD64VPXORDMasked256,
|
||||
ssa.OpAMD64VPXORDMasked512,
|
||||
|
|
@ -1085,6 +1085,12 @@ func ssaGenSIMDValue(s *ssagen.State, v *ssa.Value) bool {
|
|||
ssa.OpAMD64VPADDQMasked128,
|
||||
ssa.OpAMD64VPADDQMasked256,
|
||||
ssa.OpAMD64VPADDQMasked512,
|
||||
ssa.OpAMD64VPADDSBMasked128,
|
||||
ssa.OpAMD64VPADDSBMasked256,
|
||||
ssa.OpAMD64VPADDSBMasked512,
|
||||
ssa.OpAMD64VPADDSWMasked128,
|
||||
ssa.OpAMD64VPADDSWMasked256,
|
||||
ssa.OpAMD64VPADDSWMasked512,
|
||||
ssa.OpAMD64VPANDDMasked128,
|
||||
ssa.OpAMD64VPANDDMasked256,
|
||||
ssa.OpAMD64VPANDDMasked512,
|
||||
|
|
@ -1121,6 +1127,12 @@ func ssaGenSIMDValue(s *ssagen.State, v *ssa.Value) bool {
|
|||
ssa.OpAMD64VRNDSCALEPDMasked128,
|
||||
ssa.OpAMD64VRNDSCALEPDMasked256,
|
||||
ssa.OpAMD64VRNDSCALEPDMasked512,
|
||||
ssa.OpAMD64VREDUCEPSMasked128,
|
||||
ssa.OpAMD64VREDUCEPSMasked256,
|
||||
ssa.OpAMD64VREDUCEPSMasked512,
|
||||
ssa.OpAMD64VREDUCEPDMasked128,
|
||||
ssa.OpAMD64VREDUCEPDMasked256,
|
||||
ssa.OpAMD64VREDUCEPDMasked512,
|
||||
ssa.OpAMD64VCOMPRESSPSMasked128,
|
||||
ssa.OpAMD64VCOMPRESSPSMasked256,
|
||||
ssa.OpAMD64VCOMPRESSPSMasked512,
|
||||
|
|
@ -1145,12 +1157,6 @@ func ssaGenSIMDValue(s *ssagen.State, v *ssa.Value) bool {
|
|||
ssa.OpAMD64VCVTPS2UDQMasked128,
|
||||
ssa.OpAMD64VCVTPS2UDQMasked256,
|
||||
ssa.OpAMD64VCVTPS2UDQMasked512,
|
||||
ssa.OpAMD64VREDUCEPSMasked128,
|
||||
ssa.OpAMD64VREDUCEPSMasked256,
|
||||
ssa.OpAMD64VREDUCEPSMasked512,
|
||||
ssa.OpAMD64VREDUCEPDMasked128,
|
||||
ssa.OpAMD64VREDUCEPDMasked256,
|
||||
ssa.OpAMD64VREDUCEPDMasked512,
|
||||
ssa.OpAMD64VDIVPSMasked128,
|
||||
ssa.OpAMD64VDIVPSMasked256,
|
||||
ssa.OpAMD64VDIVPSMasked512,
|
||||
|
|
@ -1244,12 +1250,6 @@ func ssaGenSIMDValue(s *ssagen.State, v *ssa.Value) bool {
|
|||
ssa.OpAMD64VPMINUQMasked128,
|
||||
ssa.OpAMD64VPMINUQMasked256,
|
||||
ssa.OpAMD64VPMINUQMasked512,
|
||||
ssa.OpAMD64VSCALEFPSMasked128,
|
||||
ssa.OpAMD64VSCALEFPSMasked256,
|
||||
ssa.OpAMD64VSCALEFPSMasked512,
|
||||
ssa.OpAMD64VSCALEFPDMasked128,
|
||||
ssa.OpAMD64VSCALEFPDMasked256,
|
||||
ssa.OpAMD64VSCALEFPDMasked512,
|
||||
ssa.OpAMD64VPMULDQMasked128,
|
||||
ssa.OpAMD64VPMULDQMasked256,
|
||||
ssa.OpAMD64VPMULDQMasked512,
|
||||
|
|
@ -1262,6 +1262,12 @@ func ssaGenSIMDValue(s *ssagen.State, v *ssa.Value) bool {
|
|||
ssa.OpAMD64VPMULHUWMasked128,
|
||||
ssa.OpAMD64VPMULHUWMasked256,
|
||||
ssa.OpAMD64VPMULHUWMasked512,
|
||||
ssa.OpAMD64VMULPSMasked128,
|
||||
ssa.OpAMD64VMULPSMasked256,
|
||||
ssa.OpAMD64VMULPSMasked512,
|
||||
ssa.OpAMD64VMULPDMasked128,
|
||||
ssa.OpAMD64VMULPDMasked256,
|
||||
ssa.OpAMD64VMULPDMasked512,
|
||||
ssa.OpAMD64VPMULLWMasked128,
|
||||
ssa.OpAMD64VPMULLWMasked256,
|
||||
ssa.OpAMD64VPMULLWMasked512,
|
||||
|
|
@ -1271,12 +1277,6 @@ func ssaGenSIMDValue(s *ssagen.State, v *ssa.Value) bool {
|
|||
ssa.OpAMD64VPMULLQMasked128,
|
||||
ssa.OpAMD64VPMULLQMasked256,
|
||||
ssa.OpAMD64VPMULLQMasked512,
|
||||
ssa.OpAMD64VMULPSMasked128,
|
||||
ssa.OpAMD64VMULPSMasked256,
|
||||
ssa.OpAMD64VMULPSMasked512,
|
||||
ssa.OpAMD64VMULPDMasked128,
|
||||
ssa.OpAMD64VMULPDMasked256,
|
||||
ssa.OpAMD64VMULPDMasked512,
|
||||
ssa.OpAMD64VPORDMasked128,
|
||||
ssa.OpAMD64VPORDMasked256,
|
||||
ssa.OpAMD64VPORDMasked512,
|
||||
|
|
@ -1357,24 +1357,18 @@ func ssaGenSIMDValue(s *ssagen.State, v *ssa.Value) bool {
|
|||
ssa.OpAMD64VPDPWSSDSMasked128,
|
||||
ssa.OpAMD64VPDPWSSDSMasked256,
|
||||
ssa.OpAMD64VPDPWSSDSMasked512,
|
||||
ssa.OpAMD64VPADDSBMasked128,
|
||||
ssa.OpAMD64VPADDSBMasked256,
|
||||
ssa.OpAMD64VPADDSBMasked512,
|
||||
ssa.OpAMD64VPADDSWMasked128,
|
||||
ssa.OpAMD64VPADDSWMasked256,
|
||||
ssa.OpAMD64VPADDSWMasked512,
|
||||
ssa.OpAMD64VPSUBSBMasked128,
|
||||
ssa.OpAMD64VPSUBSBMasked256,
|
||||
ssa.OpAMD64VPSUBSBMasked512,
|
||||
ssa.OpAMD64VPSUBSWMasked128,
|
||||
ssa.OpAMD64VPSUBSWMasked256,
|
||||
ssa.OpAMD64VPSUBSWMasked512,
|
||||
ssa.OpAMD64VPMADDUBSWMasked128,
|
||||
ssa.OpAMD64VPMADDUBSWMasked256,
|
||||
ssa.OpAMD64VPMADDUBSWMasked512,
|
||||
ssa.OpAMD64VPDPBUSDSMasked128,
|
||||
ssa.OpAMD64VPDPBUSDSMasked256,
|
||||
ssa.OpAMD64VPDPBUSDSMasked512,
|
||||
ssa.OpAMD64VSCALEFPSMasked128,
|
||||
ssa.OpAMD64VSCALEFPSMasked256,
|
||||
ssa.OpAMD64VSCALEFPSMasked512,
|
||||
ssa.OpAMD64VSCALEFPDMasked128,
|
||||
ssa.OpAMD64VSCALEFPDMasked256,
|
||||
ssa.OpAMD64VSCALEFPDMasked512,
|
||||
ssa.OpAMD64VPSHLDWMasked128,
|
||||
ssa.OpAMD64VPSHLDWMasked256,
|
||||
ssa.OpAMD64VPSHLDWMasked512,
|
||||
|
|
@ -1489,6 +1483,12 @@ func ssaGenSIMDValue(s *ssagen.State, v *ssa.Value) bool {
|
|||
ssa.OpAMD64VPSUBQMasked128,
|
||||
ssa.OpAMD64VPSUBQMasked256,
|
||||
ssa.OpAMD64VPSUBQMasked512,
|
||||
ssa.OpAMD64VPSUBSBMasked128,
|
||||
ssa.OpAMD64VPSUBSBMasked256,
|
||||
ssa.OpAMD64VPSUBSBMasked512,
|
||||
ssa.OpAMD64VPSUBSWMasked128,
|
||||
ssa.OpAMD64VPSUBSWMasked256,
|
||||
ssa.OpAMD64VPSUBSWMasked512,
|
||||
ssa.OpAMD64VPDPBUSDMasked128,
|
||||
ssa.OpAMD64VPDPBUSDMasked256,
|
||||
ssa.OpAMD64VPDPBUSDMasked512,
|
||||
|
|
|
|||
Loading…
Add table
Add a link
Reference in a new issue